查詢結果分析
相關文獻
- Instruction Reference Behavior and Optimal Instruction Cache Configuration
- A Synthetic Instruction Trace Generation
- 精簡指令集電腦中快取記憶體及回填區段大小的研究
- USOSS之交換機指令廣播簡介
- H.324視訊電話多媒體信號處理器性能探討
- 語音壓縮標準G.723.1在C62X DSP上的設計
- 以Union和Rotate指令獲得角柱與角柱之交線和展開圖
- 檢察首長之指令權與強制處分
- 可程式儀器之標準指令集(SCPI)語法介紹及其解譯器設計研究
- Parallel Computation of Space-Dependent Boltzmann Transport Equation for Gate Current in Mosfet's
頁籤選單縮合
題名 | Instruction Reference Behavior and Optimal Instruction Cache Configuration=指令參考行為與指令快取記憶體的結構的最佳化 |
---|---|
作 者 | 翁志祁; | 書刊名 | 華岡工程學報 |
卷期 | 10 1996.03[民85.03] |
頁次 | 頁147-161 |
分類號 | 471.651 |
關鍵詞 | 指令; 參考行為; 快取記憶體; |
語文 | 英文(English) |
中文摘要 | 本文主要在介紹,如何藉由對於指令參考行為的瞭解,來選擇最佳指令快取記憶體的結構,而使其獲得最佳表現。首先介紹程式負載的分類,使快取記憶體設計者能藉此分類,在做快取記憶體表現評估時,僅利用對少許程式負載的分析,即可得到完整的結果。再者介紹,快取記體結構中,行區大小的選擇,乃根據動態基本區段的大小以及行區的使用率來決定。聯結度的選擇,乃根據衝突錯失及硬體價目的大小而定。而快取記憶體的尺寸,則取決於有效工作空間和前置空間的大小。最後再介紹,編譯器及程式的寫作者,如何利用相位分離的特性來降低錯失率。 |
英文摘要 | This paper presents the considerations of choosing an optimal instruction cache configuration including the line size, the associativity, and the cache size by examining the instruction references behavior. A program taxonomy classifies instruction reference streams into three class of workloads. This helps a cache designer both in deciding the best configuration and in evaluating all spectrum of workloads with a minimal test set. The line size is determined by the size of dynamic basic blocks and the line utilization of a trace. The associativity depends on the hit time and the hardware cost. The optimal cache size is obtained by examining the effective working space and the header of a trace. Finally, the phase separation concept is introduced. Programers and compiler writer can take advantage of the characteristics to reduce the miss ratio without other expenses. |
本系統之摘要資訊系依該期刊論文摘要之資訊為主。