查詢結果分析
來源資料
相關文獻
- PAC雙核心系統晶片設計開發實務與應用
- 低功率無線通信系統介接固定網路之研究
- 反應爐臨界時低功率物理測試與硼酸濃度關係研討
- 一個0.35微米CMOS內嵌雙埠SRAM記憶體編輯器
- A 10-Bit 50MHz Analog-to-Digital Converter Using Pipeline Architecture and Current-Mode Techniques
- 低耗電積體電路設計技術之探討
- Low Power Programming Design for a Microcomputer 8051 System Powered by Solar Cells
- A Method for Improving Performance and Reducing Power in Microprocessor
- 日本PHS在臺灣能成功嗎﹖--手機界的外來政權!PHS
- Object-Oriented High Level Architecture Optimization for Low-Power Embedded System
頁籤選單縮合
題 名 | PAC雙核心系統晶片設計開發實務與應用=Practices and Application of PAC Duo SoC Design |
---|---|
作 者 | 紀坤明; 葉人傑; 劉俊男; 林泰吉; | 書刊名 | 電腦與通訊 |
卷 期 | 132 2010.04[民99.04] |
頁 次 | 頁65-71 |
專 輯 | ESL設計方法與應用技術專題 |
分類號 | 448.57 |
關鍵詞 | Android平臺; 三核心; 電子系統層級; 動態電壓與頻率調變; 低功率; PAC; Parallel architecture; Android platform; Tri-core; Electronic system level; ESL; Dynamic voltage & frequency scaling; DVFS; Low power; |
語 文 | 中文(Chinese) |