查詢結果分析
相關文獻
- 硬軟體共流系統研究與雛型製作
- 軟硬體共流設計之可重組計算系統
- Java Engine: The Java Processors to Enhance Execution Performance
- A Study of Reconfigurable Architecture and Compiler
- A Core-Based Distributed Hardware/Software Codesign Environment
- 以場效可程式化邏輯陣列為導向的二維封包分類演算法之研究
- FPGA高速即時視覺檢測應用模組設計與實現
- 基於FPGA之嵌入式180度即時視訊縫合
- 微型自我時序微處理機--基於FPGA的非同步電路設計實例
- 基於FPGA之嵌入式高速視覺伺服平臺
頁籤選單縮合
題 名 | 硬軟體共流系統研究與雛型製作 |
---|---|
作 者 | 范揚賜; 顏守德; 郭芳熙; | 書刊名 | 景文技術學院學報 |
卷 期 | 14(上) 民92.10 |
頁 次 | 頁147-159 |
分類號 | 312.49 |
關鍵詞 | 可程式化邏輯陣列; 硬軟體共流設計; 可重組計算; |
語 文 | 中文(Chinese) |
中文摘要 | 傳統的計算系統其硬體架通是電路固定的,軟體程式則是具有變富彈性的;對於可重組計算系統的設計則兼具軟硬體兩者特點,在此系統下對硬體電路是可規劃的,而且是受到軟體程式的控制,根據軟體程式的需求改變硬體電路的功能,如此系統可以得到軟體具彈性與硬體電路高效能的優點硬軟體共流設計的流程與環境之開發則可降低硬軟體共流程式設計師在設計系統時的困難度與複雜度,並且保有硬軟體共流應用系統動態重組之高效能的特有優點。 本論文除了以Java單一語言作為開發環境及硬體描述由言之特色外,同時設計一硬體資源管理系統,作為程式設計者所設計的應用程式與硬體元件之間的溝通橋樑。並將經常被大量運算的程式段予以硬體化,建立IP硬體函式庫,提供給軟硬體切割時的硬體化實現機制。系統雛型含一可重複使用的PCI介面的硬體模組,運用可重規劃的元件FPGA,邁立一套在PC上的可重組計算的系統實驗平臺。 |
本系統中英文摘要資訊取自各篇刊載內容。