查詢結果
檢索結果筆數(111)。 各著作權人授權國家圖書館,敬請洽詢 nclper@ncl.edu.tw
-
-
題 名:
A Reliable Clock Tree Design Methodology for ASIC Designs:高品質的積體電路時鐘樹之設計方法
- 作 者:
- 書刊名:
- 卷 期:
28:3 2000.09[民89.09]
- 頁 次:
頁115-122
-
題 名:
-
- 題 名:
- 作 者:
- 書刊名:
- 卷 期:
17 2000.11[民89.11]
- 頁 次:
頁38-43
-
-
題 名:
即時時鐘積體電路教學實驗板及其應用:Real Time Clock of Integrated Circuit Learning Kit and Application
- 作 者:
- 書刊名:
- 卷 期:
1:1 2000.04[民89.04]
- 頁 次:
頁96-106
-
題 名:
-
- 題 名:
- 作 者:
- 書刊名:
- 卷 期:
19:1 2000.01[民89.01]
- 頁 次:
頁22-27
-
- 題 名:
- 作 者:
- 書刊名:
- 卷 期:
8:5=86 2000.05[民89.05]
- 頁 次:
頁128-137
-
- 題 名:
- 作 者:
- 書刊名:
- 卷 期:
16:5 2000.09[民89.09]
- 頁 次:
頁673-686
-
- 題 名:
- 作 者:
- 書刊名:
- 卷 期:
16:5 2000.09[民89.09]
- 頁 次:
頁687-702
-
-
題 名:
Compact Test Generation Using a Frozen Clock Testing Strategy:
- 作 者:
- 書刊名:
- 卷 期:
16:5 2000.09[民89.09]
- 頁 次:
頁703-717
-
題 名:
-
-
題 名:
Testability Improvement by Branch Point Control for Conditional Statements With Multiple Branches:
- 作 者:
- 書刊名:
- 卷 期:
16:5 2000.09[民89.09]
- 頁 次:
頁719-731
-
題 名:
-
- 題 名:
- 作 者:
- 書刊名:
- 卷 期:
16:5 2000.09[民89.09]
- 頁 次:
頁733-750
-
-
題 名:
A Behavior-Level Fault Model for the Closed-Loop Operational Amplifier:
- 作 者:
- 書刊名:
- 卷 期:
16:5 2000.09[民89.09]
- 頁 次:
頁751-766
-
題 名:
-
-
題 名:
Impulse Response Fault Model and Fault Extraction for Functional Level Analog Circuit Diagnosis:
- 作 者:
- 書刊名:
- 卷 期:
16:5 2000.09[民89.09]
- 頁 次:
頁767-781
-
題 名:
-
- 題 名:
- 作 者:
- 書刊名:
- 卷 期:
16:5 2000.09[民89.09]
- 頁 次:
頁783-794
-
-
題 名:
High-Speed Low-Power Low Voltage CMOS Level Converter:具高速-低功率損耗-低電壓之CMOS位準轉換器設計
- 作 者:
- 書刊名:
- 卷 期:
1 2000.09[民89.09]
- 頁 次:
頁199-206
-
題 名:
-
- 題 名:
- 作 者:
- 書刊名:
- 卷 期:
7:2 2000.05[民89.05]
- 頁 次:
頁16-21
-
- 題 名:
-
編 次:
1
- 作 者:
- 書刊名:
- 卷 期:
7:2 2000.05[民89.05]
- 頁 次:
頁31-35
-
- 題 名:
- 作 者:
- 書刊名:
- 卷 期:
7:2 2000.05[民89.05]
- 頁 次:
頁36-39
-
- 題 名:
- 作 者:
- 書刊名:
- 卷 期:
13:3 2000.09[民89.09]
- 頁 次:
頁4-11
-
- 題 名:
- 作 者:
- 書刊名:
- 卷 期:
13:3 2000.09[民89.09]
- 頁 次:
頁12-18
-
- 題 名:
- 作 者:
- 書刊名:
- 卷 期:
13:3 2000.09[民89.09]
- 頁 次:
頁19-25