查詢結果分析
來源資料
頁籤選單縮合
| 題 名 | 適用於DMT ADSL傳收機時域等化器之設計=The Design of Time Domain Equalizer for DMT Based ADSL Transceiver |
|---|---|
| 作 者 | 吳志峰; 薛木添; | 書刊名 | 電腦與通訊 |
| 卷 期 | 84 1999.11[民88.11] |
| 頁 次 | 頁21-29 |
| 專 輯 | 寬頻有線通訊系統技術專輯 |
| 分類號 | 448.6 |
| 關鍵詞 | 非對稱數位用戶迴路; 快速複立葉轉換/反快速複立葉轉換; 離散多載波調變; 符碼間干擾; 載波間干擾; 時域等化器; 最小均方演算法; 符號最小均方演算法; 符號延遲最小均方演算法; Asymmetric digital subscriber lines; ADSL; Fast fourier transform/inverse fast fourier transform; FFT/IFFT; Discrete multi-carrier/discrete multi-tone modulation; DMT; Inter-symbol interference; ISI; Inter-carrier interference; ICI; Time domain EQualizer; TEQ; Least mean square algorithm; LMS; Sign least mean square algorithm; SLMS; Sign-delayed least mean square algorithm; SDLMS; |
| 語 文 | 中文(Chinese) |
| 中文摘要 | 本文提出一適用於離散多載波(Discrete Multi-carrier/Discrete Multi-Tone modulation; DMT )之非對稱數位用戶迴路( Asymmetrical Digital Subscriber Lines; ADSL )傳收機( transceiver )之時域等化器( Time-domain Equalizer; TEQ )設計, 除說明 DMT ADSL 傳收機系統架構之外,亦將說明可調適等化器( adaptive equalizer ) 之原理、等化器係數調整之最小均方( Least Mean Square algorithm; LMS )演算法、超 大型積體電路( Very Large Scale Integrated Circuit; VLSI )架構及時域等化器之系 統模擬結果。 |
本系統中英文摘要資訊取自各篇刊載內容。