查詢結果分析
來源資料
頁籤選單縮合
題 名 | 高性能加法器之設計=A New High Performance Area-Time Product Adder |
---|---|
作 者 | 余建政; | 書刊名 | 樹德學報 |
卷 期 | 21 1998.03[民87.03] |
頁 次 | 頁229-239 |
分類號 | 310.292 |
關鍵詞 | 面積-時間乘積; 前瞻進位加法器; 跳躍加法器; 改良式跳躍加法器; Area-time product; Carry look-ahead adder; Carry skip adder; Modified carry skip adder; |
語 文 | 中文(Chinese) |
中文摘要 | 本文中,我們使用「面積-時間乘積(area-time product)」來分析目前存在 的CMOS加法器。由分析中可知,前瞻進位加法器(Carry Look-ahead Adder﹔CLA)的面 積-時間乘積值最好,而且當位元數增加時可以得到更佳的「效能/成本」。在本文中,我 們提出一個新的加法器的架構,稱為「改良式跳躍加法器(Modified Carry Skip adder ﹔MCSK)」。由我們的實驗數據顯示,MCSK的面積.時間乘積值比CLA來得小,而且硬體電 路也較CLA來得簡單。 |
英文摘要 | In this paper, several adders are compared based on area and delay timecharacteristics. The adders studied include the ripple carry adder and manchester carrychain adder, the constant width carry skip adder and variable width carry skip adder, thecarry save adder and conditional sum adder. and the carry look-ahead adder. In this paper,a high performance adder, the modified carry skip adder(MCSK), is proposed. Based onthe results of our simulations, the modified carry skip adder was found to have the bestarea-time product. |
本系統中英文摘要資訊取自各篇刊載內容。