查詢結果分析
來源資料
相關文獻
- 3D CMOS影像訊號處理器之低功耗指令設計
- 語音壓縮標準G.723.1在C62X DSP上的設計
- 可程式儀器之標準指令集(SCPI)語法介紹及其解譯器設計研究
- A Porting Mechanism for Implementing CCL Java Chip-I Compiler from GNU C Compiler
- OpenPCS程式語言及其在射出成型機上的應用
- On the Real-Time Implementation and Packet Loss Recovery of the G.723.1 Speech Coder
- IEC 1131-3標準與OpenPCS
- 網路電腦的明日之星--JAVA處理器
- 精簡指令集電腦中快取記憶體及回填區段大小的研究
- 極長指令集處理機設計原理概述
頁籤選單縮合
題 名 | 3D CMOS影像訊號處理器之低功耗指令設計=Low Power Instruction Set Design in 3D CMOS Image Signal Processors |
---|---|
作 者 | 林煌倫; 黃柏涵; 謝憲慶; 溫穗安; 唐偉翔; | 書刊名 | 電腦與通訊 |
卷 期 | 148 2012.12[民101.12] |
頁 次 | 頁4-10 |
專 輯 | 3D IC設計技術專題 |
分類號 | 448.5 |
關鍵詞 | 微處理器架構; 指令集; 三維堆疊; 漢明距離; Micro processor architecture; Instruction set architecture; ISA; Three-dimensional stacking; Hamming distance; |
語 文 | 中文(Chinese) |
中文摘要 | 隨著可攜式3C產品的普及,照相功能已逐漸成為3C產品的基本需求,而強調可直接於產品上進行影像處理亦成為今日主流趨勢。因應可攜式裝置的需求,輕薄化概念為產品設計重要考量。三維晶片技術能有效縮小晶片尺寸,滿足影像感測產品需求。本文將介紹影像訊號處理器,於感測器平台中負責資料搬移與提供軟體修補CMOS sensor可能出現的壞點等功能,並考量指令對於處理器功率消耗的影響,提出低功率指令解碼設計,可降低位元變化率。 |
英文摘要 | With the popularity of portable 3C products, the camera becomes a standard feature of 3C products, and image processing on device is also the main trend of today. For the demand of slim products, thinning is the most important design consideration. Three-dimensional chip stacking technology can effectively reduce the chip size to meet the demand of image sensing product s. This paper will introduce image signal processor which is responsible for data movement and image processing in the platform. According to the impact of dynamic power consumption, we propose a new design of low power instruction decoder, which can reduce the bit rate of change. |
本系統中英文摘要資訊取自各篇刊載內容。