查詢結果分析
來源資料
相關文獻
- 具錯誤回復能力之低成本車用處理器架構
- 具有轉折點之超幾何分配軟體可靠度模型研究
- OCR Error Correction of an Inflectional Indian Language Using Morphological Parsing
- A Uniform VLSI Architecture for Modulo n Adder/Subtracter and Multiplier
- 方位參數最佳化於空載SAR影像之應用
- 人為錯誤分類--文獻探討
- Multiple-Fault Detection of Multistage Interconnection Networks with Two and Four Valid States
- 先進半導體製程控制
- 以事件相關電位檢視暴力青少年的抑制與錯誤監控機制
- 自動化批價錯誤偵測與重批加速之研究
頁籤選單縮合
題 名 | 具錯誤回復能力之低成本車用處理器架構=An Error-resilient, Low-cost Microprocessor Architecture for Automotive-grade Applications |
---|---|
作 者 | 張雍昌; 黃立仁; 劉興庄; 楊智仁; | 書刊名 | 電腦與通訊 |
卷 期 | 152 2013.08[民102.08] |
頁 次 | 頁128-133 |
專 輯 | 車用電子技術專題 |
分類號 | 448.5 |
關鍵詞 | 單點錯誤評估; 潛在錯誤評估; 隨機硬體錯誤機率評估; 錯誤偵測; Single point faults metric; Latent faults metric; Probabilistic metric for random hardware failure; Fault detection; |
語 文 | 中文(Chinese) |
中文摘要 | 本論文提出一具有錯誤回復能力之車用微處理器,此設計是架構在5級管線的MIPS處理器之上,搭配動態驗證(Dynamic Verification)的安全機制(Safety Mechanisms;SMs),例如:錯誤偵測與更正碼(Error-detection-correction Codes)、整合式硬體監控(Integrated Hardware Monitoring)、與硬體冗餘等,以提升車用處理器的安全性。我們利用最新的ISO 26262車用電子安全標準,來做架構驗證,本論文所提的架構在車用安全性等級(Automotive Safety Integrity Level;ASIL)上,可以達到ASIL-C等級,並且在面積的代價只有40.2%,勝過傳統的鎖步(Lockstep)雙核心架構所需169%的面積代價。 |
英文摘要 | This paper proposes an error-resilient microprocessor architecture using online dynamic verification methodology. A pipelined 5-stage MIPS processor is protected by safety mechanisms (SMs) including error-detection-correction codes, integrated hardware monitoring, and hardware redundancy. We adopt ISO 26262, the latest automotive standard for functional safety, to evaluate the automotive safety integrity level (ASIL). The proposed architecture achieves ASIL-C level. Furthermore, the area cost is 40.2% which outperforms the traditional dual-core lockstep alternatives with area overhead (169%). |
本系統中英文摘要資訊取自各篇刊載內容。