頁籤選單縮合
題名 | 三相UPS電路架構及效率提昇 |
---|---|
作 者 | 廖仁詮; 郭朝龍; | 書刊名 | 電機月刊 |
卷期 | 22:7=259 2012.07[民101.07] |
頁次 | 頁110-121 |
專輯 | 不斷電系統/電源管理 |
分類號 | 448.115 |
關鍵詞 | 三相UPS; 不斷電系統; 電路架構; 效率提昇; |
語文 | 中文(Chinese) |
中文摘要 | 台灣由於電子科技及半導體產業的進步發展,製程所需之精密儀器設備對電源品質的要求日益提高,也帶動了對三相大容量UPS的需求。在能源危機及溫室效應的議題下,如何提升 UPS 運轉效率、減少能耗及降低營運成本,變成 UPS 廠商很重要的一個課題。 因此,本文將從介紹三相UPS的電路架構開始,從PFC (功率因數校正) 及 Inverter (逆變器) 電路架構的比較、控制方法的優化、主要元器件的選擇及高效率的經濟模式 (ECO mode) 運轉,來提高UPS 的效率。同時文中亦對現今國際上的 UPS效率法規做一簡介。 |
本系統之摘要資訊系依該期刊論文摘要之資訊為主。