查詢結果分析
相關文獻
- 微型自我時序微處理機--基於FPGA的非同步電路設計實例
- ADSL高速網路架構
- 寬頻遠距教學系統在醫學通識教育之應用
- 無線非同步傳輸模式技術之介紹
- 寬頻行動通信網路之發展--無線非同步傳送模式(WATM)技術
- Performance Bound on Queue Delay for Enforced and Multiplexed Traffic in ATM Networks
- ATM網路路由一致性之研究
- 高速網際網路解決方案--ADSL之研究
- 學習與創作的網路課程設計--以「企業管理」課程為例
- Design and Implementation of a Fault Tolerant ATM Switch
頁籤選單縮合
題 名 | 微型自我時序微處理機--基於FPGA的非同步電路設計實例=Tiny Self-timed Microprocessor: A Case Study of FPGA-based Asynchronous Circuit Design |
---|---|
作 者 | 盧欣農; 楊榮林; 尤偉霖; 陳三霖; | 書刊名 | 南臺學報 |
卷 期 | 35:1 2010.05[民99.05] |
頁 次 | 頁71-82 |
分類號 | 448.532 |
關鍵詞 | 非同步; 自我時序; 低功耗; 可程式化邏輯陣列; 延伸爆發模式; 精簡指令集電腦; Asynchronous; Self-timed; Low-power; FPGA; XBM; RISC; |
語 文 | 中文(Chinese) |
中文摘要 | 油價不斷的攀升已不再是什麼值得訝異的新聞了,高價能源所延伸出的問題,在未來的幾年將日趨 嚴重, 針對這問題尋找乾淨且便宜的替代能源當然是最好的解決辦法,然而我們並非能源方面的專才, 因此我們將從其它的途徑,來為這個嚴重的總體問題盡一份心力。於過去幾年來我們致力於推廣低功耗的 數位電路設計方法及從事相關EDA 工具的研究與開發,我們持續的將所有的研發能量投注於已被證實有 低功耗特性的自我時序及非同步電路,已累積了多年來的研究成果與非同步電路實作經驗,我們在此提出 一基於FPGA 的非同步數位系統設計流程,同時以一微型自我時序微處理機做為實際設計案例,並在Altera 及Xilinx 的FPGA 實驗平臺上完成實體的測試驗證。該微處理機的非同步有限狀態機是採四相式延伸爆 發模式協定所設計,自我時序資料流路徑則以資料包裹式協定搭配應對延遲元件所組成,在本文中將對該 微型自我時序微處理機的結構、設計流程、高階合成、乃至FPGA 實作做更詳盡的說明,並同時以完成的 模擬結果及實驗板上的量測數據來證明該基於FPGA 非同步數位系統設計流程的實用性。 |
英文摘要 | In the past decades, academic and commercial asynchronous EDA tools are booming like bamboo shoots after a spring shower. However, the development of the tools is dispersed and lack of integration and compatibility. It is inconvenient for asynchronous circuit engineers and also for those who are potentially becoming one. In this paper, we present a practical asynchronous circuits design flow for rapid prototyping and design training. Collecting valuable findings and results from our past researches with National Science Council (NSC), a FPGAs-based asynchronous circuits design flow is revealed and confirmed with a complete sample design. A tiny RISC processor was implemented using the design flow and verified with both Altera and Xilinx FPGAs. The asynchronous controllers of the processor realized with four-phase extended burst-mode (XBM) machines. Push-mode bundled-data with matched delays is the basic technique for constructing the self-timed datapath. In the reset of this paper, the detailed design steps and related Verilog implementations are documented. The processor was not only verified by the comprehensive post place and route simulations but also the on-chip experiments and measurement. |
本系統中英文摘要資訊取自各篇刊載內容。