查詢結果分析
來源資料
相關文獻
- Polar Transmitter for Wireless Communication Systems
- 應用於OFDM極座標發射機之前餽控制式混合封包調變器
- 高效率射頻功率放大器之設計與實現
- 由MCU與DDS構成的數位調頻發射機
- 適用於向量控制器之新型空間向量電流調變法則
- Directly Modulated Transmission Systems Using Bi-Directional Architecture, EDFA-Repeated and Superheterodyne Techniques
- 有線電視系統「半頻多工、550MHz直調式光發射機/光接收機」視訊模組電路設計與製作
- 光纖有線電視系統長距離傳送--直調式高功率光發射機串接光放大器
- 使用高功率數位DFB雷射二極體、單頻道傳輸方式及超外差技術之1550nm直接調變長距離有線電視AM-VSB光纖傳輸系統
- 有線電視系統「直調式光發射機/光接收機」視訊模組設計
頁籤選單縮合
題 名 | Polar Transmitter for Wireless Communication Systems=用於無線通訊系統之極座標發射機 |
---|---|
作 者 | 柯鴻洋; 陳重均; 王奕權; 吳安宇; 曹恆偉; | 書刊名 | 國立臺灣大學工程學刊 |
卷 期 | 93 民94.02 |
頁 次 | 頁39-49 |
分類號 | 448.8 |
關鍵詞 | 極座標; 發射機; 數位頻率合成器; Polar; Transmitter; DDFS; CORDIC; |
語 文 | 英文(English) |
中文摘要 | 本篇論文中所探討的發射機架構為「極座標發射機」。此種架構與傳統發射機架構不同。極座標調變技術提供了用於多模式無線通訊系統的能力,並能使用高效率的功率放大器。基頻輸入訊號都會被分解為大小與相位兩分量,之後分別經過封包調變器及相位調變器。調變後的大小及相位訊號會在功率放大器處合併並放大。在此篇論文中,我們將探討在EDGE (2.5G) 系統下,極座標發射機中的直角座標至極座標轉換器,封包調變器,及相位調變器。類比部份包括一個開迴路封包調變器。數位部份包括直角座標至極座標轉換器及數位相位調變器。這部分我們採用CORDIC演算法及直接數位頻率合成器等技術。我們並使用 UMC 0.18μm CMOS 1P6M 製程實現了晶片。 |
英文摘要 | The transmitter architecture which we investigated is called polar transmitter. This architecture is different from conventional quadrature transmitter. Polar modulation techniques offer the capability of multimode wireless system and the potential for the high efficiency Power Amplifier (PA). As we know, any input signal of baseband message is decomposed into magnitude and phase signal, and then goes through envelope modulator and phase modulator respectively. The modulated envelope and phase message signals are combined and amplified by switched-mode PA. In this paper, we are going to focus on the rectangular-to-polar converter, envelope modulator and phase modulator of polar transmitter for EDGE (2.5G) system. The analog part includes open loop envelope modulator. The digital part includes rectangular-to-polar converter and digital phase modulator. We employ the Coordinate Rotation Digital Computer (CORDIC) and Direct Digital Frequency Synthesizer (DDFS) techniques in this part. A prototype chip has been designed and fabricated in UMC 0.18μm CMOS process with 1P6M technology. |
本系統中英文摘要資訊取自各篇刊載內容。