查詢結果分析
相關文獻
- Design of a Half-Pixel Precision Motion Estimation Processor Based on Semisystolic Array Architecture
- A Fast Motion Estimation Vector Algorithm Using Successive Refinement by Subsampling
- 移動向量估測法之簡介
- 加強式鑽石搜尋法作影像區塊移動估測
- 高效能動態預估處理器之設計
- 部分取樣快速移動預估運算法
- 一種選擇移動偵測初始值的方法與裝置
- 立方樣條插值補償法在MPEG-4視訊編碼器中的移動預估研究
- 使用預測移動向量的快速多參考幀移動預估
- 用於H.264的快速Inter與Intra模式決策演算法
頁籤選單縮合
題 名 | Design of a Half-Pixel Precision Motion Estimation Processor Based on Semisystolic Array Architecture=以準收縮陣列架構為基礎之半點精確度全搜索動態預估處理器設計 |
---|---|
作 者 | 黃宏仁; 李鎮宜; | 書刊名 | Journal of the Chinese Institute of Electrical Engineering |
卷 期 | 5:1 1998.02[民87.02] |
頁 次 | 頁35-45 |
分類號 | 448.59 |
關鍵詞 | 超大型積體電路架構; 移動預估; 半相素精準度; 準收縮陣列; 移動向量; VLSI architecture; Motion estimation; Half-pixel precision; Semi-systolic array; Motion vector; |
語 文 | 英文(English) |
英文摘要 | 本論文提出一顆基於全搜索方塊比對演算法,並且可以達到半點精確度之動態預 估處理器架構及晶片設計,以符合 MPEG-2 MP@ML 標準下之不同預估模式。而提出的電路架 構是由準收縮陣列架衍生而來,主要包含串流記憶體、處理單元陣列、平行加法器、和比較 選擇器等四大部份。根據此架構,不僅可降低輸出入頻寬和晶片內部所需記憶體容量,同時 也可提供低成本的運算能力滿足即時作業的需求。此外所提架構也提供有利於整數和半點精 確度硬體的整合。 以 0.8 微米的 CMOS 製程,完成搜索範圍 -16.5 到 +15.5 所需的面積 約為 81.74mm �插C測試的結果顯示晶片速度可達 100 MHz 以上,亦即每秒鐘可產出 10 �� 的動態向量。 Moreover, the proposed architecture makes it easy to integrate both integer unit(IU)and half-pixel unit(HU). Based on 0.8 μm CMOS SPDM process, the complete half-pixel ME processor with search range of [-16.5..+15.5] can be integrated on 81.74mm �� silicon area. Test results show that clock speed up to 100MHz can be achieved, implying that about 10 �� motion vectors per second can be obtained to meet the real-time requirements of MPEG2 MP@ML |
本系統中英文摘要資訊取自各篇刊載內容。