頁籤選單縮合
題名 | Maximal Power Estimation for Cmos Vlsi Circuit Design=超大型積體電路設計之最大功率估算 |
---|---|
作者 | 陳朢矜; 方松川; Chen, Wang-jin; Fang, Sung-chang; |
期刊 | 中國工程學刊 |
出版日期 | 19990300 |
卷期 | 22:2 1999.03[民88.03] |
頁次 | 頁251-257 |
分類號 | 448.57 |
語文 | eng |
關鍵詞 | Power consumption; Maximum power; Simulated annealing; |
中文摘要 | 在本篇文章中我們提出一個演算法來產生有限的不同輸入樣本對(input-pattern pair) 來估算循序 (sequential) 及組合 (combinational) 電路的最大消耗功率, 以使此 一問題能在可以接受的時間內找出電路的最大功率。 我們的演算法主要是架構於模擬退火 (simulated annealing) 演算法。在考慮問題的收斂性及最終的結果時,我們提出了三種不 同的方式來產生新的輸入樣本。此外在每一個溫度中我們利用了統計的方法來決定產生的輸 入的樣本是否已足夠。 在功率計算方面我們也考慮由電路的延遲所造成的假象信號 (glitch) 所消耗的功率。 |
英文摘要 | In this paper we propose a simulation-based algorithm, which is developed using the simulated annealing algorithm, to estimate the maximal power dissipation of sequential and combinational circuits. To trade off between the execution time and the outcomes, we use three strategies with different search spaces to generate input patterns. A statistical model is employed to analyze the equilibrium condition for each temperature in our simulated annealing process. The glitch phenomena caused by the gate delay and signal transition are also considered in this paper. |
本系統之摘要資訊系依該期刊論文摘要之資訊為主。