查詢結果分析
來源資料
頁籤選單縮合
題名 | A CMOS Rail-to-Rail 1.5-Volt Fully Differential Opamp=一個用CMOS軌對軌1.5V全差動運算放大器 |
---|---|
作者 | 侯俊禮; 江致緯; Hou, Chun-li; Chiang, Chih-wei; |
期刊 | 中原學報 |
出版日期 | 20020900 |
卷期 | 30:3 2002.09[民91.09] |
頁次 | 頁373-375 |
分類號 | 448.57 |
語文 | eng |
關鍵詞 | 軌對軌; 全差動運算放大器; CMOS; Rail-to-rail; Fully differential opamp; |
中文摘要 | 這個具有一輸入級與AB類輸出級之CMOSrail-to rail仝差動運算放大器,它可提供輸入與輸出rail-to rail運算。其輸入級是由一組NMOS差動對與一組 PMOS差動對所組成。而HSPICE模擬結果是以0.5μm CMOS/Leve149 Model的製程參數所得到的。此運算放 大器具有66dB的直流增孟,2.1 MHz的草一增孟頻寬 及印度的相位邊限。 |
英文摘要 | The CMOS rail-to-rail fully differential Opamp has an input stage and a class AB output stage, which can provide both input and output rail-to-rail operations. Itsinput stage is com posed of an NMOS differential pair and a PM0S differential pair. HSPICE simulation results prepreformed using level 49 model of a 0.5μm CMOS process. This Opamp has a dc gain of 66dB, a unity-gain bandwidth of 2.lMHz and a phase margin of 640• |
本系統之摘要資訊系依該期刊論文摘要之資訊為主。